

### 第五讲 存储器设计

- 5.1 随机存取存储器 (RAM) 设计
- 5.2 只读存储器 (ROM) 设计
- 5.3 双端口RAM设计
- 5.4 先进先出 (FIFO) 设计
- 5.5 CRC校验电路设计





### 存储器分类

半导体 存储器 横模工艺ROM 可一次编程ROM: PROM 可擦写的PROM EPROM

E<sup>2</sup>PROM { E<sup>2</sup>PROM Flash

#### 其他存储器

- ◆双端口存储器
- ◆ 先进先出(FIFO)存储器
- ◆铁电存储器

SDRAM



半导体

存储器

### 存储器分类

双极型 RAM {金属氧化物 {静态: SRAM (MOS) 动态: DRAM 掩模工艺ROM ROM 可一次编程ROM: PROM 可擦写的PROM EPROM  $E^{2}PROM \begin{cases} E^{2}PROM \\ \vdots \\ \vdots \\ E^{n} \end{cases}$ 

#### 其他存储器

- ◆双端口存储器
- ◆ 先进先出(FIFO)存储器
- ◆铁电存储器

西安电子科技大学



# 设计方法

- 模块功能与原理分析
- 模块结构与电路模型
- VHDL语言设计实现
- FPGA验证





# 5.1 静态随机存储器SRAM设计

- 数据存储功能
- 地址控制功能
- 写入与读出功能

数据总线

地址总线

控制信号





### 5.1.1 RAM地址译码方式



一维译码

二维译码



#### 5.1.2 SRAM 6264芯片

决定存储单元的容量,一般

◆ 存储容量8K×8 1K~256M → 地址总线数: 10~28

①  $A12\sim A0$  一 决定存储单元的宽度(位数,bit)

- ② **D0~D7** 片选
- $\odot$   $\overline{CS1}$ ,  $\overline{CS2}$
- $\bigcirc$  WE

A4 片选 → 地址译码 **A5** D2D3 输出允许(读) A7 D4 **A8** D5 A9 D6 A10 写允许 A11 A12 CS1 28 VCC 14 WE OE **GND** 

6264



# (1)SRAM 读出时序







# (2)SRAM 写入时序







# (3)SRAM的VHDL程序实现

• 端口定义

```
PORT(address: IN STD_LOGIC_VECTOR(3 DOWNTO 0);

cs, oe, we: IN STD_LOGIC;

data: INOUT STD_LOGIC_VECTOR(7 DOWNTO 0));
```





# (4)SRAM的VHDL程序实现

```
ARCHITECTURE behav OF ram16x8 IS
      SUBTYPE word IS STD LOGIC VECTOR (7 DOWNTO 0);
      TYPE ram array IS ARRAY (0 TO 15) OF word;
      SIGNAL index: IN INTEGER RANGE O TO 15:
      SIGNAL sram store : ram array;
BEGIN
     index<= CONV INTEGER(address);
  PROCESS(address, cs , oe , we , data)
   BEGIN
      IF cs - 'U' THEN
         IF we='1' THEN
            sram store(index) <= <del>da</del>ta:
                                            读出数据
         ELSIF oe  = 'O' THEN
            data <=sram store(index)
         ELSE
            data <= "ZZZZZZZZ".
                                            总线三态
         END IF:
      ELSE
         data <= "ZZZZZZZZz":
      END IF:
   END PROCESS:
END behav:
```

西安电子科技大学



## 5.1.3 RAM容量扩展

#### 存储器与CPU连接——位扩展法





### 5.1.4 随机读写存储器RAM

#### 存储器与CPU连接——字扩展法



字扩展法组成64K RAM



### 5.2 只读存储器ROM的设计

- ◆只读存储器 (ROM) 的内容是初始设计电路时就写入到内部的,通常用于存储固件。
- ◆ROM主要用于计算机基本输入输出系统 (BIOS) 的存储和用作嵌入式系统中的程序存储器。
- ◆ROM只需设置数据输出端口和地址输入端口。





# 5.2.1只读存储器ROM的电路结构

- 存储矩阵
- 地址译码器
- 输出缓冲器



西安电子科技大学



#### 5.2.2 简单 ROM的设计

设计思想:采用二进制译码器的设计方式,将每个输入组态对应的输出与一组存储数据对应起来。

```
architecture d of from is
  begin
     dataout \leq "00001111" when addr = "0000" and ce='0' else
               "11110000" when addr ="0001" and ce='0' else.
               "11001100" when addr ="0010" and ce='0' else
               "00110011" when addr ="0011" and ce='0' else
               "1010101010" when addr ="0100" and ce='0' else
               "01010101" when addr = "0101" and ce='0' else
               "10011001" when addr ="0110" and ce='0' else
               "01100110" when addr ="0111" and ce='0' else
               "00000000" when addr ="1000" and ce='0' else
               "11111111" when addr ="1001" and ce='0' else
               "00010001" when addr = "1010" and ce='0' else
               "10001000" when addr = "1011" and ce='0' else
               "10011001" when addr ="1100" and ce='0' else
               "01100110" when addr ="1101" and ce='0' else
               "10100110" when addr ="1110" and ce='0' else
               "01100111" when addr ="1111" and ce='0' else
                  "XXXXXXXX":
end d:
```





### 5.2.3 通用ROM的VHDL设计

- 设计一个容量为256\*8bit的ROM
- 8位地址线Addr[7..0]
- 8位数据输出线Dout[7...0]





# 5.2.3 通用ROM的VHDL设计

#### · VHDL数据对象--文件类型应用

```
library IEEE;
use ieee.std_logic_unsigned.all;
use ieee.std_logic_1164.all;
use ieee.std_logic_textio.all;
use std.textio.all;
```

#### ・端口定义

```
entity MyRom is
   generic (WORDLENGTH : integer := 8;
       ADDRLENGTH : integer := 8);
   port(
       addr:in std_logic_vector(ADDRLENGTH-1 downto 0);
       oe :in std_logic;
       dout:out std_logic_vector(WORDLENGTH-1 downto 0)
       );
end MyRom;
```



### 5.2.4 通用ROM的VHDL设计

#### • 结构体实现

```
architecture Behavior of MyRom is
  type matrix is array (integer range<>) of std logic vector(WORDLENGTH-1 downto 0);
  signal rom:matrix (0 to 2**ADDRLENGTH-1);
  procedure load rom(signal data word:out matrix) is
    file romfile : text open read mode is "romfile.det";
    variable lbuf:line;
   variable i :integer := 0;--循环变量
    variable fdata : std logic vector(7 downto 0)
  begin
    -- 读数据直至文件未是
    while not endfile (romfile) loop
     readline(romfile,lbuf);--逐行读数据
     read(lbuf,fdata);--将行数据保存到变量fdata
     data_word(i) <= fdata;--将fdata保存到内存信号量中
     i:=i+1;
    end loop;
  end procedure;
begin
  load rom(rom);
 _dout <= rom(conv integer(addr)) when oe = '0' else
    (others -> 'Z').
end Behavior;
```

西安电子科技大学



# 5.2.5 通用ROM验证



|             |       | -  | •  |     |    |    |    |      | 732.500 ns |    |    |
|-------------|-------|----|----|-----|----|----|----|------|------------|----|----|
| Name        | Value |    |    |     |    |    |    |      |            |    |    |
|             | 07    | 00 | 01 | 02  | 03 | 04 | 05 | 06   | 07         | 08 | 09 |
| Ve oe       | 0     |    |    |     |    |    |    |      |            |    |    |
| ▶ dout[7:0] | 12    | 13 | 64 | (4d | 3a | e3 | f3 | (4a) | 12         | 35 | 64 |
|             |       |    |    |     |    |    |    |      |            |    |    |
|             |       |    |    |     |    |    |    |      |            |    |    |
|             |       |    |    |     |    |    |    |      |            |    |    |
|             |       |    |    |     |    |    |    |      |            |    |    |





#### 5.3 双端口RAM

- 双端口RAM是在1个SRAM存储器上具有两套完全独立的数据线、地址线和读写控制线,并允许两个独立的系统同时对其进行随机性访问的存储器(共享式多端口存储器)。
- 双口RAM最大的特点是存储数据共享,并且 必须具有访问仲裁控制。





### 5.3 双端口RAM

• 通用集成电路组成的双端口



- 若两个CPU在同一时间段访问RAM发生竞争,则由仲裁电路迫使后访问的CPU处于等待状态。
- 特点: 成本低、简单且存储容量大。
- 缺点:发生竞争,一个CPU必须等待,降低了访问效率。



### 5.3 双端口RAM

• 专用双端口RAM芯片,如IDT7132/7142、DS1609、CY7C08D53、CY7C024等。芯片有两套完全独立的数据线、地址线和读写控制线,可使两个CPU分时独立访问其内部RAM资源。





### 5.3.1 两种方案应用场合

- 在要求存储量较大时,一般采用通用集成电路组成的双端口RAM;
- 在通信实时性要求较高的而通信数据量不大时,
  - 一般采用专用双端口RAM芯片。





# 5.3.2 双端口RAM设计

#### • 端口定义

```
entity blk mem is
  generic(
    data_width : integer := 8; -- used to change the memory data's width
    addr_width : integer := 8); -- used to change the memery address' width
  port (--端口 A 信号
    clka in std logic;
    dina : in std_logic_vector(data_width - 1 downto 0);
    addra:in std logic vector(addr width - 1 downto 0)
    ena : in std logic;
    wea : in std logic:
    douta : out std_logic_vector(data_width - 1 downto 0);
    --端口 B 信号_
    clkb : in std logic;
    dinb :in std_logic_vector(data_width - 1 downto 0);
    addrb : in std_logic_vector(addr_width - 1 downto 🖣);
    enb : in std_logic;
    web : in std logic;
    doutb : out std_logic_vector(data_width_ldownto 0));
end blk_mem;
```

西安电子科技大学



# 5.3.2 双端口RAM设计

- 结构体设计
- RAM数据类型定义

type ram\_template is array(2 \*\* addr\_width - 1 downto 0) of std\_logic\_vector(data\_width - 1 downto 0); shared variable ram1 : ram\_template;

- 端口A对RAM操作
- 端口B对RAM操作

```
process (clkb)
begin -- process
  if clkb'event and clkb = '1' then -- rising clock edge
    if enb = 'T' then
        doutb <= ram1(conv_integer(addrb));
    if web = '1' then
        ram1(conv_integer(addrb)) := dinb,
        end if;
    else
        doutb <= (others => '0');
    end if;
    end if;
    end process;
```



#### 5.4 先进先出 (FIFO) 设计

要求:存入数据按顺序排放,存储器全满时给出信号并拒绝继续存入,全空时也给出信号并拒绝读出;读出时按先进先出原则;存储数据一旦读出就从存储器中消失。





### 5.4 先进先出 (FIF0) 设计

- 先进先出 (First In First Out, FIFO) 与普通存储器的区别是没有外部读写地址线, 其数据地址由内部读写指针自动加减1完成。
- FIFO通常利用双口RAM和读写地址产生模块来实现其功能。





### 5.4 先进先出 (FIF0) 设计

- 先进先出 (First In First Out, FIFO) 与普通存储器的区别是没有外部读写地址线, 其数据地址由内部读写指针自动加减1完成。
- FIFO通常利用双口RAM和读写地址产生模块来实现其功能。
- 满标志
- 空标志





#### 5.4.1 FIF0类型

- 同步控制的FIFO FIFO的读写时钟相同。
- 异步控制的FIFO
- >用于跨时钟域的数据交换;
- ➤ FIFO的读写时钟不同;
- ▶ 读写时钟之间不一定存在相位、周期方面的约束 关系。





# 同步FIF0设计





#### 5.4.2 同步FIFO设计

- FIFO为空,不可从FIFO读数据,但可写;
- FIFO为满,不可向FIFO写数据,但可读;
- 非空非满时,FIFO可读、可写。
- FIFO的读写受同一时钟控制;
- FIFO的大小为N。





### 5.4.2 同步FIF0设计

#### 问题:

- 1. 如何判断FIFO为空、满?
- 2. FIFO的读写操作的位置如何判定?





# 5.4.2 同步FIF0设计



FIFO为空状态

FIFO为满状态





#### 5.4.2 同步FIFO设计

- 当wr\_ptr=rd\_ptr时, FIFO数据为空;
- 当wr\_ptr-rd\_ptr=M-l或rd\_ptr-wr\_ptr=l时, FIFO数据为满;
- 当wr\_ptr>=rd\_ptr时, wr\_ptr-rd\_ptr为FIFO内 数据个数;
- 当wr\_ptr<=rd\_ptr时, M-(rd\_ptr-wr\_ptr)为 FIFO内数据个数。





### 5.4.3 同步FIFO的VHDL实现

- (1)双端口RAM
- 端口定义

```
entity dualram is
 generic
   width : positive := 8;
   depth : positive := 8
 );
 port
                       ---- port a is only for writing --
   clka : in std logic;
   wr : in std logic;
   addra : in std logic vector(depth - 1 downto 0);
   datain : in std logic vector(width - 1 downto 0);
       ----- port b is only for reading --
   clkb : in std logic;
   rd : in std logic;
   addrb : in std logic vector(depth - 1 downto 0);
   dataout : out std logic vector(width - 1 downto 0)
end entity dualram;
```



- (1)双端口RAM
- 结构体实现

```
architecture Behavioral of dualram is
type ram is array(2 ** depth - 1 downto 0) of std logic vector(width - 1 downto 0);
signal dualram : ram;
begin
  process(clka, clkb)
   if clka'event and clka = '1' then
      if wr = '0' then
        dualram(conv integer(addra)) <= datain;
     end if;
    end ii.
  end process;
  process(clkb)
    if clkb'event and clkb = '1' then
      if rd = '0' then
        dataout <= dualram(conv integer(addrb));
      end if;
    end if:
  end process;
end Behavioral;
```



#### • (2)写地址计数器

```
entity write pointer is
  generic
   depth : positive
 );
 port
   clk : in std logic;
   rst : in std logic;
   wq : in std logic;
   wr pt : out std logic vector ( depth - 1 downto 0)
 );
end entity write pointer;
architecture RTL of write pointer is
 signal wr pt t : std logic vector(depth - 1 downto 0); -- writer pointer counter
begin
  process(rst, clk)
 begin
    if rst = '0' then
      wr pt t <= (others => '0');
   elsif clk'event and clk = '1' then
     if wq = '0' then
       wr pt t <= wr pt t + 1;
     end if;
    end if;
  end process;
  wr pt <= wr pt t;
end RTL;
```



#### • (3)读地址计数器

```
entity read pointer is
generic
 depth : positive
);
 port
 clk : in std logic;
 rst : in std logic;
 rq : in std logic;
 empty: in std logic;
 rd pt : out std logic vector(depth - 1 downto 0)
);
end entity read pointer;
architecture RTL of read pointer is
signal rd_pt_t : std_logic_vector(depth - 1 downto 0); -- read pointer counter
begin
process(rst, clk)
begin
  if rst = '0' then
  fd pt t <= (others => '0');
 elsif clk'event and clk = '1' then
  if rg = '0' and empty = '0' then
  rd pt t <= rd pt t + 1;
  end if;
 end if;
 end process;
rd pt <= rd pt t;
end RTL:
```

西安电子科技大学



- (4)空满状态产生器
- 端口定义

```
entity judge_status is
  generic
  (
    depth : positive
);
  port
  (
    clk : in std_logic;
    rst : in std_logic,
    wr_pt : in std_logic_vector(depth - 1 downto 0);
  rd_pt : in std_logic_vector(depth - 1 downto 0);
  empty : out std_logic;
  full : out std_logic;
  inll : out std_logic;
end entity judge_status;
```



- (4)空满状态产生器 "是"
- 结构体实现

```
architecture RTL of judge status is
begin
  process(rst, clk)
    If rst = '0' then
      empty <= '1';
    elsif clk'event and clk = '1' then
      if wr pt = rd pt then
        empty <= '1';
      else
        empty <= '0';
      end if;
    end if:
  end process;
  process(rst, clk)
  begin
    if rst '0' then
      £ull <= 'O':
    elsif clk 'event and clk = '1' then
      if wr pt > rd pt then
        if (rd pt + depth) = wr pt then
         full <= '1':
        else
         full <= '0';
        end if:
      else
        if (wr pt + 1) = rd pt then
         full <= '1';
        else
          full <= '0';
        end if;
      end if;
    end if;
  end process;
```





#### 5.4.4 异步FIF0设计

- 读写时钟信号不相同
- 通过地址编码方式解决读写地址变化不同步而引起的空满标志错误的问题。





#### 5.4.6 存储器设计总结

- 存储单元数据结构
- > 整数数组
- TYPE memory IS ARRAY (INTEGER RANEG <>) OF INTEGER;
- > 位矢量
- SUBTYPE word IS STD\_LOGIC\_VECTOR(k-1 DOWNTO 0);
- TYPE memory IS ARRAY(0 TO 2\*\*w-1) OF word;





#### 5.4.6 存储器设计总结

- 存储单元初始化(外部文件读取)
- ▶自定义数据格式文件
- ➤.COE文件





#### (1) 自定义数据格式文件

- VHDL文本输入输出包集合 (TEXTIO)
- VHDL语言对文件格式不作任何限制。
- TEXTIO按行进行处理,一行为一个字符串,以回 车、换行符作为行结束符。

```
文件(F) 編辑(E) 格式(O) 查看(V) 帮助(H)

00010011 --13
01100100 --64
01001101 --4d
00111010 --3a
11100011 --e3
11110011 --f3
01001010 --4a
00010010 --12
00110101 --35
```



#### (2).COE文件

 MEMORY INITIALIZATION RADIX=2; MEMORY INITIALIZATION VICTOR= 01110100, 00100000, 11110101, 10000000, 01111000, 00100010, 0000001, 00010100,

数据格式, 当前设定 为2进制,还可以为8, 10,16进制



#### (3)Xilinx FPGA内部IP核设计

- FPGA具有内嵌的BLOCK RAM (BRAM) 来扩展 其应用范围和系统集成能力 (SOC)。
- BRAM可用于配置为单端口RAM、双端口RAM、内容地址存储器(CAM)以及FIFO等常用存储结构。
- BRAM内部每个单位即单片块RAM大小为18Kbit (即位宽为18bit深度为1024, Spartan-3E FPGA)。



# (4)FPGA内部IP核设计

| BMM File ☑ Implementation Constraints File ◀ IP (CoreGen & Architecture Wizard)                                                                   | <u>F</u> ile Name:                  |
|---------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------|
| m MEM File                                                                                                                                        | rom1                                |
| State Diagram  Test Bench Waveform  User Document  Verilog Module  Verilog Test Fixture  VHDL Library  VHDL Module  VHDL Package  WHDL Test Bench | Logation: D:\FPGA_BOARD_TEST\DDS\DD |
| 1 1 1                                                                                                                                             | ✓ Add to project                    |



# (4)FPGA内部IP核设计

|                                                                          |                         | Functions |                   |  |
|--------------------------------------------------------------------------|-------------------------|-----------|-------------------|--|
| FIFOs  RAMs & ROMs  Vistributed Memory v7.1  Dual Port Block Memory v6.1 |                         |           | nents             |  |
| Distributed Memory v7.1  Oual Port Block Memory v6.1                     | 😐 🦲 F                   | IFOs .    |                   |  |
| → 🦸 Dual Port Block Memory v6.1                                          | Ė ∙ <mark>(aa)</mark> F |           |                   |  |
|                                                                          |                         |           | 1 0 7 miles       |  |
|                                                                          |                         |           |                   |  |
|                                                                          |                         |           | account Commences |  |
|                                                                          |                         |           |                   |  |
|                                                                          |                         |           |                   |  |
|                                                                          |                         |           |                   |  |
|                                                                          |                         |           |                   |  |
|                                                                          |                         |           |                   |  |
|                                                                          |                         |           |                   |  |



#### 5.5 CRC校验电路设计

- CRC原理分析
- CRC电路设计





#### 数据通信差错检测







在数字通信系统中可靠与快速往往是矛盾的。如何合理地解决可靠与速度这一对矛盾呢?



#### 数据检测技术

- 奇偶校验
- 和校验
- · 循环冗余码校验CRC

奇偶校验只需要1 和校验把消息当成若干 个8位(或16、32位) 的整数序列,相加得到 校验码。





#### 5.5.1 CRC原理

将待发送的位串看成系数为 0 或 1 的多项式;

```
例1: C = 1100101

C(x) = 1x^6 + 1x^5 + 0x^4 + 0x^3 + 1x^2 + 0x + 1

= x^6 + x^5 + x^2 + 1
```

- ◆收发双方约定一个生成多项式 G(x) (其最高阶和最低阶系数必须为1)。
- ◆发送方用位串及 G(x)进行某种运算得到校验和, 并在帧的末尾加上校验和, 使带校验和的帧的多 项式能被 G(x) 整除。
- ◆ 接收方收到后,用 G(x)除多项式,若有余数,则传输有错。



### (1)CRC校验和计算方法

- ◆1.若生成多项式G(x)为r阶(即r+1位位串),原帧为m位,其多项式为M(x),则在原帧后面添加r个0,即循环左移r位,帧成为m+r位,相应多项式成为x<sup>r</sup>M(x);
- ◆2.按<mark>模2除法</mark>用G(x)对应的位串去除对应于x<sup>r</sup>M(x)的位串, 得余数R(x);
- ◆3. x<sup>r</sup>M(x)的位串加上余数R(x),结果即传送的带校验和的帧多项式T(x)。

$$T(x) = x^r M(x) + R(x)$$



### (2)CRC的特点



西安电子科技大学



#### (3)CRC 校验简单证明

#### 发送方

设 x<sup>r</sup> M(x) 除以 G(x) 的商和余数分别为 Q(x) 和 R(x)。则有:

$$x^rM(x) = G(x) Q(x) + R(x)$$

即:

$$\frac{\mathbf{x}^{\mathbf{r}} \mathbf{M}(\mathbf{x})}{\mathbf{G}(\mathbf{x})} = \mathbf{Q}(\mathbf{x}) + \frac{\mathbf{R}(\mathbf{x})}{\mathbf{G}(\mathbf{x})}$$

#### 接收方

接收方收到带CRC校验和 的帧多项式T(x) = x<sup>r</sup> M(x) + R(x)。

$$\frac{\mathbf{T}(\mathbf{x})}{\mathbf{G}(\mathbf{x})} = \frac{\mathbf{x}^{\mathrm{r}} \mathbf{M}(\mathbf{x}) + \mathbf{R}(\mathbf{x})}{\mathbf{G}(\mathbf{x})} = \frac{\mathbf{x}^{\mathrm{r}} \mathbf{M}(\mathbf{x})}{\mathbf{G}(\mathbf{x})} + \frac{\mathbf{R}(\mathbf{x})}{\mathbf{G}(\mathbf{x})}$$

$$= Q(x) + \frac{R(x)}{G(x)} + \frac{R(x)}{G(x)} = Q(x)$$

由于模2加减相当于异或运算, 于是接收方模2除后商Q(x),余 数0.得证!



#### (4)CRC校验码生成

- (1) 发送数据110011;
- (2) 生成多项式G(x)=

 $x^4 + x^3 + 1$ ;

- (3) 将要发送的数据系列 左移4位,新的序列为 1100110000;
- (4) 按模2算法,将生成的新序列除以生成多项式序列;
- (5) 将余数多项式比特序列加到新的序列中即得发送端传送序列。





# (5)生成多项式选择

- 生成多项式应包含X<sup>0</sup>, 即常数项1。
- R阶的系数为1,即必须有Xr。
- 发送码T(X), 发送过程产生错误。
- 接收端数据T(X)+E(X)
- 能够检测出的差错情况:
  - ▶1位差错
  - ▶奇数位差错
  - > 突发性差错
  - ▶2位差错





# (6)CRC检错性能

- 能检测出全部单个错误
- 能检测出全部随机二位错误
- 能检测出全部奇数个错误
- 能检测出全部长度小于k位的突发错误
- 能以[1- (1/2) <sup>k-1</sup>]概率检测出长度为 (k+1) 位 的突发性错误





# (7)生成多项式 G(x) 的国际标准





## (8)接收方校验方案

# 接收方校验方案

方案一: 直接用接收到的序列除以生成多项式 G(x),如果余数 R'(x) = 0,则证明传输正确。

方案二: 提取接收到 序列的信息码元, 重 复发送方的操作 x'M(x), 再除以生 成多项式G(x),如果 余数R'(x) = R(x),则 证明传输正确。

# UNIVERSE

## (9)CRC校验码的生成器和校验器



发送方

接收方



#### 5.5.2 CRC校验生成程序

#### • 端口定义

```
library ieee;
use ieee.std logic 1164.all;
use ieee.std logic unsigned.all;
use ieee.std logic arith.all;
entity crcm is
          port(--clk,hrecv,datald:in std logic; --datald (sdata装载信号,为"l的锁定,为0时装入信号)
                          clk ,datald in etd logic; -- hrecv 握手信号(--->hrecv检测模块接受) clk 时钟触发信号
                          sdata :in std logic vector(11 downto 0); --待发送的12位数据
                          --crc校验生成模块==>data(12位数据)+crc(5位校验码)
                          datacrco :out std logic vector(16 downto 0);--crc校验校验模块,接收生成模块16位data+crc
                          hsend: out std logic); ---hsend 握手信号(crc校验生成模块发送使用---->hrecv)
end crcm;
architecture comm of crem is
          constant multi_coef: std_logic_vector(5 downto 0):="110101";--多项式系数,MSB一定为";
          signal cnt,rcnt:std logic vector(4 downto 0);
                                                          --用于计数
          signal dtemp,sdatam,rdtemp:std_logic_vector(11 downto 0);
          signal rdatacrc:std logic vector(16 downto 0);
          signal st.rt:std logic;
```



#### 5.5.2 CRC校验生成程序

#### • 结构体实现

```
begin
process(clk)
          variable crovar: std logic vector(5 downto 0);
                                                                   数据位串除以
begin
                                        ---时钟触发信号
          if(clk'event and clk='1') then
                                                                     生成多项式
            if(st='0' and datald='1') then
                                                                         ≠u j;nsena<= u ;st<='1';
               dtemp<=sdata;
                                                           cnt<=(or
                                           sdatam<=sdata;
             elsif(st='1' and cnt<7) then cnt<=cnt+1;
                 if(dtemp(11)='1') then crovar:=dtemp(11 downto 6) xor multi-coef;
                   dtemp<=crcvar(4 downto 0)& dtemp(5 downto 0) & '0';
                else dtemp<=dtemp(10 downto 0)&'0'
                 end if;
             elsif(st='1' and cnt=7) then
                                                         发送数据=数据位+余数
                 datacrco<=sdatam& dtemp(11 downto//
                 hsend<='1';st<='0';
             end if;
          end if;
end process;
end comm;
```



#### 5.5.3 CRC校验检测程序

```
library ieee;
use ieee.std logic 1164.all;
use ieee.std_logic_unsigned.all;
use ieee.std logic arith.all;
entity cron is
           port(clk,hrecv:in std_logic; --hrecv 握手信号( >hrecv检测模块接受),cik 时钟触发信号
                             datacror:in std_logic_vector(16 downto 0);--crc校验生成模块==>data(12位数据)+crc(5位校验码)
                             rdata:out std_logic_vector(11 downto 0);--提取12位有效数据
                             datafini:out std_logic;--flag数据接受校验完成状态显示位-->LED
                             ERRORO.out std_logic);---ERRORO误码警告信号-->beep;--hsend 握手信号(crc校验生成模块发送使用---->hrecv)
end crcn;
architecture comm of crcn is
           constant multi_coef: std_logic_vector(5 downto 0):="110101";--多项式系数,MSB一定为'1'
           signal cnt,rcnt:std_logic_vector(4 downto 0);
                                                         --用于计数
           signal dtemp,sdatam,rdtemp:std_logic_vector(11 downto 0);
           signal rdatacrostd logic vector(16 downto 0);
           signal st,rt:std_logic; --st,rt状态转移标志位
begin
process(hrecv,clk)
           variable rerevar: std_logic_vector(5 downto 0);
```



end process; end comm;

#### 5.5.3 CRC校验检测程序

```
begin
process(hrecv,clk)
            variable rerevar: std_logic_vector(5 downto 0);
begin
            if(clk'event and clk='1') then
                                if(rt='0' and hrecv='1') then
                                                     rdtemp<=datacrci(16 downto 5);
                                                     rdatacro<=datacroi;
                                                     ront<=(others=>'0');
                                                     ERROR0<='0';
                                                     rt<='1';
                                elsif(rt='1' and ront<7) then
                                                     datafini⇔'0':
                                                     rent==rcnt+1;
                                                     rcrcvar:= rdtemp(11 downto 6)xor multi-coef;
                                                     if(rdtemp(11)='1') then
                                                     rdtemp<=rcrcvar(4 downto 0) & rdtemp(5 downto 0) & 🕮
                                                     else rdtemp<=rdtemp(10 downto 0)&'0"
                                                     end if:
                                elsif(rt='1' and ront=7) then datafini<='1"
                                                     rdata<=rdatacrc(16 downto 5);
                                                     rt≼='0';
                                                     if(rdatacrc(4 downto 0) /=rdtemp(11 downto 7)) thep
                                                                         ERROR0<="1":
                                                     ena ii,
                                end if:
end if:
```

Q(X)1111101011 10011/ 1 1 1 0 1 0 1 0 0 0 1 0 0 0 0  $\mathbf{x}^* * \mathbf{g}(\mathbf{x})$  $\bigcirc$  10011 1 1 1 0 0  $1 \circ \circ 1 1$ 1 1 1 1 1  $1 \circ \circ 1 1$ 11000 1 0 0 1 11 0 1 1 0  $1 \circ \circ 1 1$ 1 0 1 0 1 10011 11000  $1 \circ \circ 1 1$ 10110 10011 1010 余数

西安电子科技大学



#### CRC冗余校验码



